导航:首页 > 软件知识 > 子程序与元件例化有什么区别

子程序与元件例化有什么区别

发布时间:2023-02-04 17:03:43

Ⅰ 专题:元件例化

元件例化是指在一个mole中调用了其他的mole。
例如,下图中模块MUXK调用了两个MUX21A模块u1和u2。

实现方式如下:

相信你已经看明白了。解释如下:
1、要调用某个子模块,直接写上子模块名MUX21A,后面加上实例名u1,再后面括号内是子模块引脚信号与当前顶层mole内信号的连接关系。
2、实例名u1,u2可以省略。
3、子模块引脚名(.a .b .s .y)可以省略,条件是括号内被连接的 信号排列顺序 ,需要与子模块定义时的引脚名保持一致。
4、如果连接线tmp是单根信号线,可以省略不定义。
即,简略版的描述可以这样:

需要注意的事项
1、虽然上面说了一些可以省略的内容,但为了保证便于调试,以及防止因省略产生歧义,强烈建议不要省略。
2、在连接两个多位宽端口(信号线宽大于1)的时候,连接线wire必须定义,且wire线宽需与总线宽度一致。否则,程序会认为只连接总线所有信号线里的其中一根线。
例如:下图元件例化中,用导线data连接DOUT[7..0]和B[7..0]时,必须事先定义
wire [7:0] data ;

Ⅱ eda技术课后参考答案第二章15题怎么解答

1.EDA的英文全称及其中文含义是什么? 
答:EDA是Electronic Design Automation,其中文含义是“电子设计自动化”。  
2.什么叫EDA技术?简述EDA技术的发展历程。 
答:EDA技术有狭义和广义之分,狭义EDA技术就是以大规模可编程逻辑器件为设计载体,以硬件描述语言为系统逻辑描述的主要表达方式,以计算机、大规模可编程逻辑器件的开发软件及实验开发系统为设计工具,通过有关的开发软件,自动完成用软件的方式设计的电子系统到硬件系统的逻辑编译、逻辑化简、逻辑分割、逻辑综合及优化、逻辑布局布线、逻辑仿真,直至完成对于特定目标芯片的适配编译、逻辑映射、编程下载等工作,最终形成集成电子系统或专用集成芯片的一门新技术,或称为IES/ASIC自动设计技术。   
3.简述用EDA技术设计电路的设计流程。 
答 EDA设计流程包括:设计准备、设计输入、设计处理、设计校验、器件编程、器件测试和设计验证。  
4.什么叫”综合”和”网表文件”? 
答: (A)在电子设计领域中综合的概念可以表示为:将用行为和功能层次表达的电子系统转换为低层次的便于具体实现的模块组合装配的过程。(1)从自然语言转换到 VHDL 语言算法表示,即 自然语言综合。(2)从算法表示转换到寄存器  传输级(RegisterTransport Level,RTL),即从行为域到结构域的综合,即行为综合。(3)从 RTL 级表示转换到逻  辑门(包括触发器)的表示,即逻辑综合。(4)从逻辑门表示转换到版图表示(ASIC 设计),或转换到 FPGA 的配置网表 文件,可称为版图综合或结构综合。 综合在电子设计自动化中处于核心地位。     (B)网表文件是描述电路的连接关系的文件,一般以文本文件的形式存在。英文为 netlist file格式有cdl, spice, aucdl...等  
5. 从使用的角度来讲,EDA技术主要包括几个方面的内容?这几个方面在整个电子系统的设计中分别起什么作用? 
答: EDA技术的学习主要应掌握4个方面的内容:① 大规模可编程逻辑器件;② 硬件描述

 
 
语言;③ 软件开发工具;④ 实验开发系统。  
6.目前流行的主流厂家的EDA的软件工具有哪些?比较这些EDA软件的差异。 
答: (1)目前比较流行的主流厂家的EDA的软件工具有Altera的MAX+plus II、Quartus II 、Lattice的ispEXPERT、Xilinx的Foundation Series。 
   (2)Max+plus II 是A1tera公司推出的一个使用非常广泛的EDA软件工具,它支持原理图、VHDL和Verilog语言的文本文件,以及波形图与EDIF等格式的文件作为设计输入,并支持这些文件的任意混合设计。它具有门级仿真器,可以进行功能仿真和时序仿真,能够产生精确的仿真结果。在适配之后,Max+plus II生成供时序仿真用的Edif、VHDL和Verilog 3种不同格式的网表文件。Max+plus II界面友好,使用便捷,被誉为业界最易学易用的EDA软件,并支持主流的第三方EDA工具,支持除APEx20K系列之外的所有A1tera公司的FPGA/CPLD大规模逻辑器件。 
  Quartus II是A1tera公司新近推出的EDA软件工具,其设计工具完全支持VHDL和Verilog的设计流程,其内部嵌有VHDL、Verilog逻辑综合器。第三方的综合工具,如Leonardo Spectrum、Synplify pro和FPGA Compiler II有着更好的综合效果,Quartus II可以直接调用这些第三方工具,因此通常建议使用这些工具来完成VHDL/Verilog源程序的综合。同样,Quartus II具备仿真功能,也支持第三方的仿真工具,如Modelsim。此外,Quartus II为A1tera DSP开发包进行系统模型设计提供了集成综合环境,它与MATLAB和DSP Builder结合可以进行基于FPGA的DSP系统开发,是DSP硬件系统实现的关键EDA工具。Quartus II还可与SOPC  Builder结合,实现SOPC系统开发。 
ispExPERT是Lattice公司的主要集成环境。通过它可以进行VHDL、Verilog及ABEL语言的设计输入、综合、适配、仿真和在系统下载。ispExPERT是目前流行的EDA软件中最容易掌握的设计工具之一,它界面友好、操作方便、功能强大,并与第三方EDA工具兼容良好。 
 Foundation Series是Xilinx公司较成熟的集成开发EDA工具。它采用自动化的、完整的集成设计环境。Foundation项目管理器集成Xilinx实现工具,并包含了强大的书馆Synopsys FPGA  Express综合系统,是业界最强大的EDA设计工具之一。  
7. 简要阐述EDA技术的发展趋势和应用领域 
答:从目前的EDA技术来看,其发展趋势是政府重视、使用普及、应用文泛、工具多样、

 
 
软件功能强大。EDA的范畴包括:机械、电子、通信、航空航天、化工、矿产、生物、医学、军事等各个领域,都有 EDA的应用。   
第二章 VHDL硬件描述语言 
 
1、简述实体(ENTITY)、结构体(ARCHITECTURE)与原理图的关系。 
答:结构来说 实体就是原理图的外观,结构体中的具体程序就是原理图中的具体实现。  
2、子程序调用与元件例化有何区别,函数与过程在具体使用上有何不同。 
答:从硬件角度讲,一个子程序的调用类似于一个元件模块的例化,VHDL综合器为子程序的每一次调用都生成一个电路逻辑块。所不同的是,元件的例化将产生一个新的设计层次,而子程序调用只对应于当前层次的一部分。函数和过程的不同在于:函数只有一个输出,只能通过函数体内的RETURN语句来实现,函数体内不能有信号赋值语句;而过程却可以有不止一个输出,而且是通过过程体内的信号赋值语句或者变量赋值语句来实现的,过程体内的RETURN语句没有用处,因此不少过程都将其省略了。函数的调用只能通过表达式来实现,过程的调用则是通过过程调用语句来实现的。

阅读全文

与子程序与元件例化有什么区别相关的资料

热点内容
智慧家庭产品怎么买 浏览:6
下塘农贸市场在哪里 浏览:180
成功的交易系统应具备哪些要素 浏览:333
永泰有什么农产品 浏览:109
sqlite如何打开数据库 浏览:291
英雄联盟的登陆程序是哪个 浏览:534
广州外贸服装批发市场在哪里 浏览:349
手机信息里面的字如何调大细 浏览:722
舜天华为代理怎么样 浏览:979
支付平台代理怎么做 浏览:292
淘宝上做虚拟产品怎么发货 浏览:755
mvp方法产品的需求来源有哪些 浏览:657
成都电力技术学院怎么去读 浏览:414
股市交易怎么查询历史 浏览:620
大数据类培训有哪些 浏览:902
外卖小程序起什么名称好 浏览:807
澳洲有哪些好工业产品 浏览:120
好孝心的产品都有哪些 浏览:571
普云交易怎么给子账号用 浏览:612
湘乡市水果批发市场在哪个地方 浏览:512