㈠ 地址端低有效的數據選擇器怎麼用
數據選擇器是一種用於從存儲器中檢索數據的電路,它可以從存儲器中檢索指定的數據碼悶。使用數據選擇器時,需要將地址端低有效的地址信號輸入到數據選擇器的地址端,和模衫然後將數據選擇器的數據端連接到存儲器的數喚腔據端,最後將數據選擇器的控制端連接到存儲器的控制端,即可實現從存儲器中檢索指定的數據。
㈡ 解碼器與數據選擇器有哪些應用舉例說明
解碼器的應用:可以用來設計組合邏輯電路。在單片機系統中用解碼器組成的電路,用解碼法定址。其中的顯示解碼器,可以用來以十進制數碼直觀地顯示數字系統的運行數據。
數據選擇器的應用:在數字信號傳輸過程中,從一組輸入數據中選出一個。可以用來設計組合邏輯電路。
舉例說明:
1、解碼器設計組合邏輯電路:利用3線-8線解碼器74HC138可以設計一個多輸出的組合邏輯山枝電路。
2、在單片機系統中解碼法定址:利用74HC138或74HC139解碼器,作為對存儲晶元的片選信號分別選通各個晶元。
3、解碼顯示:在單片機系統中,用顯示解碼器,也稱作數碼管,用來顯示單片機的鍵入值、中間信息及運算結果等。
4、數據選擇器:在單片機系統中,在地址選擇信號的控制下,從多路數據中選擇一路數據作為輸出信號。
5、數據選擇器:利用數據選擇器,實現交通信號監視電路。
將輸入二進制代碼的狀態翻譯成輸出信號就是解碼器。數據選擇器是實現數據選擇功能的邏輯電路。
(2)數據選擇器為什麼用到匯流排擴展閱讀
數據選擇器的用途及優點、缺點:
1、主要用於高速信號切換,且要求系統體積小的場合。
2、切換速率快、無抖動、耗電省、體積小、工作可靠、控制方便是優點頌唯帶。
3、動態范圍小、導通電阻較大,輸入電流容量有限等是缺點。
㈢ 4選1數據選擇器使能端有什麼作用最好能舉例說明
4選1的數據選擇器相當於一個4檔選擇開關,輸出端狀態為4輸入中的一個.
使能端可以理解為一個總開關,有效時(一般是低檔緩蠢電平),正常工作.使能端變化後,輸出為高阻態,輸出端不哪前與任何輸入端連接.
可能也有的晶元,使能行陪端會讓輸出固定一個電平,不隨輸入而變化.
㈣ 普通的數據選擇器能不能直接接入匯流排
應該是不行的。
㈤ 數據選擇器有什麼用途
數據選擇器用途:
1、數據選擇器經過選漏哪轎擇,把多個通道的數據傳送到唯一的公共數據通道上去,實現數據選擇功能。在多路數據傳送過程中,能夠根據需要將其中任意一路選出來的電路。
2、還廣泛用於產生任意一種組合邏輯函數。利用具有n位地址輸入的數據選擇器可以產生任何一種輸入變數數不大於n +1的組合邏輯函數。
(5)數據選擇器為什麼用到匯流排擴展閱讀:
數據選擇器的工作原理是給A1A0一組信號,比如10,那麼就相當於給了數據選擇器一個2進制數字2,也就相當於選通了D2這個輸入端,這個時候,輸出Y 輸出的就是D2的信號;D2是什返肆么,Y就輸出什麼。
數據選緩告擇器包括有主輸入端和若干個輸出端,其中主輸入端與匹配器相連,匹配器再與分配器相連,分配器再連接至多個輸出端,其特徵在於在主輸入埠和每個輸出埠並接有自復式過壓保護器。是雙向電視及通信系統的理想信號分配器。
㈥ 數據選擇器內部電路圖
在公共傳輸線上實現多路數據的分時傳送。此外,還可完成數據的並-串轉換、序列信號產生等多種邏輯功能以及實現各種邏輯函數功能。因而,屬於通用中規模集成電路。
一 . 多路選擇器
多路選擇器(Multiplexer)又稱數據選擇器或多路開關,常用MUX表示。它是一種多路輸入、 單路輸出的組合邏輯電路。
1.邏輯特性
(1) 邏輯功能:從多路輸入中選中某一路送至輸出端,輸出對輸入的選擇受選擇控制量控制。通常,對於一個具有2n路輸入和一路輸出的多路選擇器有n個選擇控制變數,控制變數的每種取值組合對應選中一路輸入送至輸出。
�
(2) 構成思想: 多路選擇器的構成思想相當於一個單刀多擲開關,即
2.典型晶元
常見的MSI多路選擇器有4路選擇器、8路選擇器和16路選擇器。
(1) 四路數據選擇器T580的管腳排列圖和邏輯符號
圖7.14(a)、(b)是型號為T580的雙4路選擇器的管腳排列圖和邏輯符號。該晶元中有兩個4路選擇器。其中,D0~D3為數據輸入端;A1、A0為選擇控制端;W、W為互補輸出端。
圖7.14 T580的管腳排列圖和邏輯符號
(2) 四路數據選擇器T580的功能表
四路數據選擇器的功能表如表7.4所示。
表7.4 四路選擇器功能表
選擇控制輸入
A1 A0
數 據 輸 入
D0 D1 D2 D3
輸 出
W
0 0
0 1
1 0
1 1
D0 d d d
d D1 d d
d d D2 d
d d d D3
D0
D1
D2
D3
(3) 四路數據選擇器T580的輸出函數表達式
由功能表可知,當A1A0=00時,W=D0;當A1A0 =01時,W=D1;當A1A0 =10時,W=D2;當A1A0 =11時,W=D3。即在A1A0的控制下,依次選中D0~D3端的信息送至輸出端。其輸出表達式為
式中,mi為選擇變數A1、A0組成的最小項,Di為i端的輸入數據,基山取值等於0或1。�
類似地,可以寫出2n路選擇器的輸出表達式
式中,mi為選擇控制變數An-1,An-2,…,A1,A0組成的最小項;Di為2n路輸入中的第i路數據輸入,取值0或1。
�
3.應用舉例
多路選擇器除完成對多路數據進行選擇的基本功能外,在邏輯設計中主要用來實現各種邏輯函數功能。
(1) 用具有n個選擇控制變數的多路選擇器實現n個變數函仿悶數
一般方法:將函數的n個變數依次連接到MUX的n個選擇變數端,並將函數表示成最小項之和的形式。若函數表達式中包含最小項mi,則相應MUX的Di接1,否則Di接0 。
例1 用多路選擇器實現如下邏輯函數的功能
��� F(A,B,C)=∑m(2,3,5,6)�
�
解 由於給定函數為一個三變數函數故可採用8路數據選擇器實現其功能。�
� 因為8路數據選擇器的輸出表達式為
邏輯函數F的表達式為
比較上述兩個表達式可知:要使W=F,只需令A2=A,A1=B,A0=C且D0=D1=D4=D7=0,而D2=D3=D5=D6=1即可。據此可作出用8路選擇器實現給定函數的邏輯電路圖,如圖7.15所示。
圖7.15 邏輯電路圖
上述方案給出了用具有n個選擇控制變數的多路選擇器實現n個變數函數的一般方法。
(2) 用具有n個選擇控制變數的多路選擇器實現n+1個變數的函數 一般方法:從函數的n+1個變數中任n個作為MUX選擇控制變數,並根據所選定的選擇控制變數將函數變換成如下形式:
以確定各數據輸入Di。假定剩餘變數為X,則Di的取值只可能是0、1或X,X四者之一。
例2 假定採用搏大中4路數據選擇器實現邏輯函數
F(A,B,C)=∑m(2,3,5,6)�
�
解 由於四路選擇器具有2個選擇控制變數,所以用來實現3變數函數功能時,應該首先從函數的3個變數中任選2個作為選擇控制變數,然後再確定選擇器的數據輸入。假定選A、B與選擇控制端A1、A0相連,則可將函數F的表達式表示成如下形式:
���
顯然,要使4路選擇器的輸出W與函數F相等,只需D0=0、D1=1 、D2=C 、D3=C 。據此,可作出用4路選擇器實現給定函數功能的邏輯電路圖如圖7.16所示。類似地,也可以選擇A、C或者B、C作為選擇控制變數,選擇控制變數不同,將使數據輸入不同。
圖7.16 邏輯電路圖
上述兩種方法表明:用具有n個選擇控制變數的MUX實現n個變數的函數或n+1個變數的函數時,不需要任何輔助電路,可由MUX直接實現。
�
(3) 用具有n個選擇控制變數的多路選擇器實現n+1個以上變數的函數
當函數的變數數比MUX的選擇控制變數數多兩個以上時,一般需要加適當的邏輯門輔助實現 。在確定各數據輸入時,通常藉助卡諾圖。
�
例3 用4路選擇器實現如下4變數邏輯函數的功能
�� �F(A,B,C,D)=∑m(1,2,4,9, 10,11,12,14,15)�
�
解 用4路選擇器實現該函數時,應從卡諾圖的4個變數中選出2個作為MUX的選擇控制變數。原則上講,這種選擇是任意的,但選擇合適時可使設計簡化。
①選用變數A和B作為選擇控制變數
假定選用變數A和B作為選擇控制變數,首先作出函數的卡諾圖如圖7.17(a)所示。
圖7.17 例3 的兩種方案
A、B兩個選擇變數按其組合將原卡諾圖劃分為4個子卡諾圖--2變數卡諾圖(對應變數C和D),如圖中虛線所示。各子卡諾圖所示的函數就是與其選擇控制變數對應的數據輸入函數Di。求數據輸入函數時,函數化簡可以在卡諾圖上進行。注意:由於一個數據輸入對應選擇控制變數的一種取值組合,因此,化簡只能在相應的子卡諾圖內進行,即不能越過圖中虛線。分別化簡圖7.17(a)中的每個子卡諾圖,見圖中實線圈(標注這些圈對應的"與"項時應去掉選擇控制變數),即可得到各數據輸入函數Di分別為
��
;
;
據此,可得到實現給定函數的邏輯電路圖如圖7.17(b)所示。除4路選擇器外,附加了4個邏輯門。
�
②選用變數B和C作為選擇控制變數
如果選用變數B和C作為選擇控制變數,則各數據輸入函數對應的子卡諾圖(對應變數A和D)如圖7.17(c)所示。經卡諾圖化簡後,可得到各數據輸入函數為
; ; ;
相應邏輯電路圖如圖7.17(d)所示,只附加一個與非門。顯然,實現給定函數用B、C作為選擇控制變數更簡單。
由上述可見,用n個選擇控制變數的MUX實現m個變數(m-n≥2)的函數時,MUX的數據輸入函數Di一般是2個或2個以上變數的函數。函數Di的復雜程度與選擇控制變數的確定相關,只有通過對各種方案的比較,才能從中得到最簡單而且經濟的方案。
�
例4 用一片T580雙4路選擇器實現4變數多輸出函數。 函數表達式為
F1(A,B,C,D)=∑m(0,1,5,7,10,13,15)�
F2(A,B,C,D)=∑m(8,10,12,13,15)��
解 假定選取函數變數A、B作為MUX的選擇控制變數A1、A0 ,可作出F1、F2的卡諾圖如圖7.18所示。
圖7.18 Di的卡諾圖合並情況
圖中,Di對應的子卡諾圖即為卡諾圖的各列。若令T580的1W=F1,2W=F2,則化簡後可得
; ; ;
; ; ;
實現函數F1和F2的電路圖如圖7.19所示。
圖7.19 邏輯電路圖
�
二.多路分配器�
多路分配器(Demultiplexer)又稱數據分配器,常用DEMUX表示。多路分配器的結構與多路選擇器正好相反,它是一種單輸入、多輸出組合邏輯部件,由選擇控制變數決定輸入從哪一路輸出。圖7.20所示為4路分配器的邏輯符號。
圖7.20 四路數據分配器的邏輯符號
圖中,D為數據輸入端,A1、A0為選擇控制輸入端,f0~f3為數據輸出端。其功能表如表7.5所示。�
表7.5 四路分配器功能表
A1 A0
f0 f1 f2 f3
0 0
0 1
1 0
1 1
D 0 0 0
0 D 0 0
0 0 D 0
0 0 0 D
由功能表可知,4路分配器的輸出表達式為
�
;
;
式中,mi(i=0~3)是選擇控制變數的4個最小項。�
多路分配器常與多路選擇器聯用,以實現多通道數據分時傳送。通常在發送端由MUX將各路數據分時送上公共傳輸線(匯流排),接收端再由DEMUX將公共線上的數據適時分配到相應的輸出端。圖7.21所示是利用一根數據傳輸線分時傳送8路數據的示意圖,在公共選擇控制變數 ABC的控制下,實現Di-fi的傳送(i=0~7)。
圖7.21 8路數據傳輸示意圖
以上對幾種最常用的MSI組合邏輯電路進行了介紹,在邏輯設計時可以靈活使用這些電路實現各種邏輯功能。
�
例5 用8路選擇器和3-8線解碼器構造一個3位二進制數等值比較器。
�
解 設比較的兩個3位二進制數分別為ABC和XYZ,將解碼器和多路選擇器按圖 7.22所示進行連接,即可實現ABC和XYZ的等值比較。
圖7.22 比較器邏輯電路圖
從圖7.22可知,若ABC=XYZ,則多路選擇器的輸出F=0,否則F=1。例如,當ABC=010時,解碼器輸出Y2=0 ,其餘均為1。若多路選擇器選擇控制變數XYZ=ABC=010,則選通D2送至輸出端F,由於D2=Y2=0,故F=0;若XYZ≠010,則多路選擇器會選擇D2之外的其他數據輸入送至輸出端F,由於與其餘數據輸入端相連的解碼器輸出均為1,故F為1。
演示如下:
用類似方法,採用合適的解碼器和多路選擇器可構成多位二進制數比較器。
另外,團IDC網上有許多產品團購,便宜有口碑
㈦ 數據選擇器能組成單向匯流排電路嗎數據選擇器與三態緩沖器組成的匯流排電路有什麼同異
1,數據選擇器如果工作頻率合適,能組成單向匯流排電路。
2,兩者都是靠邏輯門電路的電平傳輸特性,只是用途不一樣而已;簡單地說,三態緩沖器可以看做是數據選擇器和咐基迅宏本單元,三態緩沖器的使能端作為數據選擇器的喚昌純控制端即可。
㈧ 普通的數據選擇器能否直接接入匯流排
不能,接入匯流排之前需要轉換介面,使信號符合匯流排協議
㈨ 說明數據選擇器的地址輸入端和選通端各有什麼作用
地址輸入端對存儲器進行存儲器進行存儲空間的選擇。
選通端的作用是因為這缺神種性質的存儲晶元多於兩個,要從眾多的芯鎮含片里選伏旅虧出一個來。那就要選通信號從這幾個晶元里選出一個來。
㈩ 數據選擇器的三態門體現在哪裡
三態門是指輸出管腳的電氣特性,與其數字邏輯功能並無直接聯系,而是為其數字邏輯功能提供電氣支持的。
三態門(Three-state gate)是一種重要的匯流排介面好或握電路。它並非指具有三種數字邏輯狀態,而是指具有高阻態(線路不通只能實現輸入)、高電平輸出、低電平輸出三種狀態。其中高阻態的意義在於實現實際電路中不可能斷開的電路。三態門是一種擴展邏輯功能的輸出級,也是一種控制開關。通常在數據匯流排上接有多個器件,每個器友慶件通過OE/CE之類團緩的信號選通。